Xilinx Virtex®-7FPGA系列突破了曩昔的物理极限。超高端带宽和容量的联合可进步体系性能,以餍足最庞大的体系要求。绝不妥协的性能是可编程平台的底子,其多功效性可在当今竞争猛烈的市场中最大水平地实现差别化。
Virtex-7 FPGA拥有多达96个高级串行收发器,使设计职员可以或许将突破性的带宽构建到下一代通讯办理方案中。Virtex-7 FPGA可提供多达200万个规律单位和凌驾5TMACS DSP的吞吐量。这些资源支持大范围并行数据处置惩罚体系布局,这些体系布局在每个时钟周期内实行更多事情。借助多达88个高级串行收发器,Virtex-7 FPGA提供了凌驾4Tbps的串行带宽。这些功效使高级雷达,高性能盘算和高级医学成像体系的处置惩罚性能到达了新的程度。
只管当代FPGA包罗着内部存储器,但可用存储器的数目始终比专用存储器芯片的存储器数目级低几个数目级。是以很多的FPGA设计职员在FPGA上附加某种范例的存储器也就不特别了。因为其高速和低本钱,SDRAM黑白常盛行的存储器。随着存储器制造商试图找到进步SDRAM速率的要领,DDR SDRAM被引入。DDR代表“双倍数据速率”。它们不像静态存储器那样简单操纵,是以每每利用SDRAM操纵器。
UMI UD408G5S1AF 256Mx32 8Gb 32位 DDR4 SDRAM则是现在得当利用于Virtex-7 FPGA开辟板中的一款存储器,其数据速率:3200Mbps / 2933Mbps / 2666Mbps / 2400Mbps /2133Mbps / 1866Mbps / 1600Mbps。每个突发访问主动预充电选项。举行主动革新。每个DRAM可以分别设置差别的模式寄存器值,并可以单独调解。具有最大的省电模式,功耗最低,且无需内部革新。英尚微电子署理商可提供送样及测试,并提供技能支持。
业界领先的28nm HPL工艺技能为这些下一代FPGA实现了性能和功耗的最佳均衡。架构上的革新进一步淘汰了I / O功耗,同时增添了带宽。赛灵思设计东西软件中的智能时钟门控算法进一步低落了有功功耗。